Products

XC7Z020

Koarte beskriuwing:

diel nûmer:XC7Z020

fabrikant:AMD Xilinx

Fabrikant nûmer:XC7Z020

beskriuwe:IC SOC CORTEX-A9 667MHZ 484BGA

Orizjinele fabryk standert levering datum:52 wike

útwreidzje op:Dual-core ARM® Cortex®-A9 MPCore™ Embedded System-on-Chip (SOC) SoC) IC Zynq®-7000 Artix™-7 FPGA mei CoreSight™, 85K logyske ienheid 667MHz 484-CSPBGA (19×19)


Produkt Detail

Produkt Tags

Produkt eigenskippen:

TYPE BESKRIUWE
kategory Yntegreare sirkwy (IC)  Ynbêde  System-on-chip (SoC)
fabrikant AMD Xilinx
searje Zynq®-7000
pakket tray
Produkt status Te keap
struktuer MCU, FPGA
Core prosessor Dual-core ARM® Cortex®-A9 MPCore™ mei CoreSight™
Flash ûnthâld grutte -
RAM grutte 256KB
perifeare apparaat DMA
Ferbining fermogen CANbus, EBI/EMI, Ethernet, IC, MMC/SD/SDIO, SPI, UART/USART, USB OTG
faasje 667MHz
Main attributen Artix™-7 FPGA, 85K logyske ienheid
Wurktemperatuer -40°C ~ 100°C (TJ)
Pakket / húsfesting 484-LFBGA, CSPBGA
Supplier apparaat pakket 484-CSPBGA (19x19)
I/O nûmer 130
Basis produkt nûmer XC7Z020

Miljeu- en eksportklassifikaasje:

ATTRIBUT BESKRIUWE
RoHS status Folgje mei ROHS3 spesifikaasje
Moisture sensitivity Level (MSL) 3 (168 oeren)
REACH status Non-REACH produkten
ECCN 3A991D
HTSUS 8542.39.0001

Zynq-7000 SoC First Generation Architecture:
De famylje Zynq®-7000 is basearre op de Xilinx SoC-arsjitektuer.Dizze produkten yntegrearje in funksje-ryk dual-core of single-core ARM® Cortex ™-A9 basearre ferwurkingssysteem (PS) en 28 nm Xilinx programmearbere logika (PL) yn ien apparaat.De ARM Cortex-A9 CPU's binne it hert fan 'e PS en omfetsje ek on-chip-ûnthâld, eksterne ûnthâld-ynterfaces, en in rike set fan perifeare ferbining-ynterfaces.Processing System (PS) ARM Cortex-A9 Based Application Processor Unit (APU) • 2,5 DMIPS/MHz per CPU • CPU-frekwinsje: Oant 1 GHz • Gearhingjende multiprocessor-stipe • ARMv7-A-arsjitektuer • TrustZone® feiligens • Thumb®-2 ynstruksje set • Jazelle® RCT-útfiering Miljeu-arsjitektuer • NEON™ media-ferwurkingsmotor • Ienfâldige en dûbele presyzje Vector Floating Point Unit (VFPU) • CoreSight™ en Program Trace Macrocell (PTM) • Timer en ûnderbrekken • Trije watchdog timers • Ien globale timer • Twa triple-timertellers Caches • 32 KB Level 1 4-way set-assosjative ynstruksje en data-caches (ûnôfhinklik foar elke CPU) • 512 KB 8-way set-assosjatyf nivo 2-cache (dield tusken de CPU's) • Byte-parity-stipe On-Chip Unthâld • On-chip boot ROM • 256 KB on-chip RAM (OCM) • Byte-parity stipe Eksterne Memory Interfaces • Multiprotokol dynamyske ûnthâld controller • 16-bit of 32-bit ynterfaces nei DDR3, DDR3L, DDR2, of LPDDR2 oantinkens • ECC-stipe yn 16-bit modus • 1GB adresromte mei help fan sjongenle rang fan 8-, 16- of 32-bit-wide oantinkens • Statyske ûnthâld-ynterfaces • 8-bit SRAM-databus mei maksimaal 64 MB-stipe • Parallel NOR flash-stipe • ONFI1.0 NAND-flash-stipe (1-bit ECC ) • 1-bit SPI, 2-bit SPI, 4-bit SPI (quad-SPI), of twa quad-SPI (8-bit) serial NOR flash 8-Channel DMA Controller • Unthâld-nei-ûnthâld, ûnthâld-oan -peripheral, peripheral-to-ûnthâld, en scatter-gather transaksje stipe I / O Peripherals en Schnittstellen • Twa 10/100/1000 tri-speed Ethernet MAC perifeare apparaten mei IEEE Std 802.3 en IEEE Std 1588 revision 2.0 stipe • DMA-gather capability • Erkenning fan 1588 rev.2 PTP-frames • GMII-, RGMII- en SGMII-ynterfaces • Twa USB 2.0 OTG-perifeare apparaten, elk dy't maksimaal 12 einpunten stypje • USB 2.0-kompatibele apparaat IP-kearn • Unterstützt on-the-go, hege snelheid, folsleine snelheid en leech- snelheidsmodi • Intel EHCI-kompatibel USB-host • 8-bit ULPI eksterne PHY-ynterface • Twa folsleine CAN 2.0B-kompatibele CAN-bus-ynterfaces • CAN 2.0-A en CAN 2.0-B en ISO 118981-1 standert konform • Eksterne PHY-ynterface • Twa SD / SDIO 2.0 / MMC3.31 konforme controllers • Twa full-duplex SPI havens mei trije perifeare chip selekte • Twa hege-snelheid UARTs (oant 1 Mb / s) • Twa master en slave I2C ynterfaces • GPIO mei fjouwer 32-bit banken , wêrfan oant 54 bits kinne brûkt wurde mei de PS I/O (ien bank fan 32b en ien bank fan 22b) en oant 64 bits (oant twa banken fan 32b) ferbûn mei de Programmierbere logika • Oant 54 fleksibel multiplexed I/O (MIO) foar perifeare pin-opdrachten Interconnect • Konnektivität mei hege bânbreedte binnen PS en tusken PS en PL • ARM AMBA® AXI basearre • QoS-stipe op kritykl masters foar latency en band.


  • Foarige:
  • Folgjende:

  • Lit jo berjocht

    relatearre produkten

    Lit jo berjocht